賽普拉斯推出IoT-AdvantEdge解決計劃 加速物聯網遍及

在近日賽普拉斯(Cypress)更新瞭面向物聯網開發者的解決計劃IoT-AdvantEdge,該計劃集銜接芯片、微控制器(MCU)、軟件、開發對象以及生態鏈於一身,能幫助物聯網開發者更快研發出商用產品,加速物聯網期間的到來。

要設計一款及格的物聯網裝備不是一件簡單的事情,物聯網裝備渙散在辦公室、工場、屋宇、途徑的角落,位於收集的邊緣,必需保證裝備具有寬廣收集掩蓋范圍以及與雲之間銜接穩固性;裝備無人看管,愈加垂青隱衷、數據完備等方面的安全性;裝置地點很可能沒有市電供給,隻能靠電池運轉,功耗越小越好;須要提供一個簡單、易用的人機交流界面,以降低終端用戶運用本錢……

在種種要素疊加後,要從芯片開始設計一款物聯網裝備變得十分艱苦,但有瞭賽普拉斯IoT-AdvantEdge解決計劃就不一樣,它解決瞭銜接時穩固性及掩蓋范圍問題,內置瞭特地為物聯網優化的MCU解決計劃,以及采納瞭開放式結構平臺,便利研發人員用模塊設計,解決當下與將來需求,有瞭它就可以數個月時間裡研發出商用物聯網裝備。

IoT-AdvantEdge解決計劃由PSoC芯片、ModusToolbox開發對象鏈、開發對象與支持、生態夥伴的協力多個部分組合而成,其中PSoC 6采納瞭ARM Cortex-M4 and Cortex-M0+的雙核架構,運用瞭40nm SONOS工藝,Cortex-M四、Cortex-M0+工作電流可分別低至22 µA/MHz、15 µA/MHz,工作時Cortex-M4負責高性能運用,Cortex-M0用於低負載義務、以降低能效,均衡性能與功耗。

在原有的PSoC 60超值入門系列、PSoC 63銜接系列、PSoC 61可編程系列、PSoC 62高性能系列、PSoC 65電機控制系列上,賽普拉斯近期推出瞭新的PSoC 62 MCU和PSoC 64 Secure MCU。PSoC 62 MCU PSoC 64 Secure MCU一樣采納Cortex-M4 and Cortex-M0+雙核架構,前者有512KB Flash和256KB SRAM,性價比更高,後者具有2MB Flash和1MB SRAM,走性能道路。

同時賽普拉斯推出瞭多個對應的開發套件——PSoC 62 2M 43012 Pioneer套件具有超低功耗的Cortex-M4 and Cortex-M0+,支持雙頻Wi-Fi、IEEE 802.11n規格以及藍牙5.0;PSoC 62 512K 4343W 原型開發套件是高性價比的人機交互 MCU,支持IEEE 802.11n Wi-Fi和藍牙5.0;PSoC 64 2M Secure Boot 4343W Pioneer 套件強調銜接與固件安全性;Cypress-Azurewave 模組前鋒套件已經通過無線認證的模組,可直接集成在任何物聯網裝備之中。此外,賽普拉斯將ModusToolbox晉級到2.1版本,為物聯網開發者設立瞭IoT-AdvantEdge社區。

隨著5G收集遍及,我們將加速進入物聯網期間,相信賽普拉斯IoT-AdvantEdge解決計劃能幫助更多研發人員快速研發出更多物聯網裝備。

发表评论